Sigrity2017破解版下载 Cadence Sigrity(仿真软件) 2017 特别版(附安装教程+破解文件)
Cadence发布了其仿真产品Sigrity系列的新版本—Sigrity 2017 ,带来了多项新的仿真功能,专为加速PCB电源完整性及信号完整性仿真流程量身打造。内置总PCIe 4.0工具包,确保信号完整性符合今年即将发布的全新 PCIe标准。新加入的Allegro PowerTree拓扑检视器及编辑器能帮助客户快速评估设计流程初期的功率输出方案。
全新发布的Sigrity 2017采用分析模型库管理器,实现对电源完整性模型内容库的管理,所有模型皆可实现自动存储并在复用设计组件时从分析模型管理器内容库中取回。这一流程此前仅支持手动重复操作,现在则可以实现全自动化,大幅加速设计及产品开发。
Sigrity 2017还将最新PCIe技术与高速互联结合,助设计师实时确保信号完整性。内置的Sigrity System SI 串联分析工具包括PCIe 4.0接口标准工具包,无需人工对照标准文件以检查并评估,即可自动验证信号质量标准。
软件介绍:
高科技企业开发复杂的芯片,封装和单板努力克服由于飞速增长的IC速度和数据传输速率联合引起的供电电压的降低,更高密度,越来越小型化的结构引起的电源完整性和信号完整性问题。同时,更高的I/O数目,多堆叠的芯片和封装以及更高的电气性能约束都使得IC封装物理设计更加复杂。
Cadence具有突破型进展的解决方案,基于Sigrity专利技术,知识兔解决这些设计挑战。该解决方案致力于完整的电源供电系统分析跨越了芯片,封装和单板;系统级的信号完整性(SI)分析,包含高速信号传输同步反转噪声和单个和多个芯片封装,最先进的 3D封装以及系统级封装(SiPs)的高级物理设计。
Sigrity 2017安装教程:
1、解压安装包首先打开“SIG17.00”目录,运行“setup.exe”,知识兔选择“Product installation”
2、知识兔根据提示选择安装目录和功能即可
3、然后知识兔点击“License Manager”开始安装许可
4、弹出许可界面,知识兔选择知识兔点击Browse
5、以记事本方式打开安装包“Patch”目录下的“license.dat”,将localhost修改为计算机名,保存退出,然后知识兔载入(计算机名可以右键知识兔点击计算机选择属性查看)
6、确认信息和许可中一致
7、许可安装完成后,将“run.bat”和“patch.exe”复制安装目录下运行即可,默认目录为C:\Cadence\Sigrity2017
Sigrity 2017新特性:
Cadence 发布 Sigrity 2017 版本,除了效能提升之外,各相关程序新增功能如下:
·PowerDC – PowerTree 电源回路的拓扑结构
·Speed2000 – 新增 ESD 仿真的流程
·PowerSI – Special void 设定自动化
·3DEM – Partial Inductance 及 SPICE 模型的提取
·SystemSI – 新增 PCI-E Gen4 和 P8+ OpenPOWER Compliance Kit
·XtractIM – XtractIM EPA 的 HTML 报告可与 APD 作交互查询
·T2B – 支持 IBIS 6.1 和 Random Pattern
新功能介绍:
1、PowerTreePower Tree 是一种由电路图或 PCB layout 抽出可视觉化的电源回路的拓扑结构资料的工具。除了产生 Power Tree 外,里面所有的元件属性都可透过手动添加或利用 AMM Model 来带出。它可以协助使用者很容易地进行早期电路功耗的评估及后续的自动化环境及条件的设置。PowerTree可以单独执行,或是与整合到 PowerDC、OptimizePI 和 Allegro Sigrity PI。
PowerTree 为 DC 分析目的分享以下功能:
·产生一个直观的由 VRM 到 Sink 端的电源拓扑结构
·由电路图 /PCB 布局中提取元件属性
·易于修改的元件资料
·自动识别所有电源网络以进行分析
·轻松查找/追踪电路图中的 ECO 变更
·执行 pre-Layout 的直流分析
·与 AMM model Library 沟通以便使用模型数据
·可储存/载入重复使用 PowerTree 档案
2、Speed2000
新增 ESD Simulation 的工作流程
在 Sigrity2017 中,Speed2000 新增静电分析功能,用来检查放电问题对设计的影响。ESD 可以定义为两个带电物体之间的静电流,有可能因为接触、短路或因介电质的损坏而触发。
例如:
·通过与敏感设备的人类接触,人体触摸对引发放电现象往往会超过 4,000V。
·USB 缆线因具备供电能力,因此在端口接触瞬间亦会引发放电现象。
·因来自触摸电子设备或系统的人体的静电放电可以产生数千伏特电压和几安培电流,这个现象可以容易导致 IC 内部电路损坏。以下是可能由 ESD 引起的损坏状况:
·设备或系统完全故障
·未预测的设备或系统行为
·电磁辐射的干扰
3、增强对 Allegro 图档的支持
·支持 PCB 背钻结构。
·支持当 brd 文件时转换成 .spd 格式时对背钻孔结构的解析和仿真。
·支持 Tabs routing 布线设计转换成 .spd 格式和仿真。
4、Special void 设定自动化
Void 的大小唯有极小于欲仿真的信号波长方可忽略以便加快仿真速度,因此需要有经验的工程师进行设定避免仿真偏差。新增的自动化功能可以根据仿真的频率自动设定 special void,简化设定难度并加快仿真速度。
5、改善低频的准确性
·以往在提取参数时,如果知识兔线路中有串并联被动元件,PowerSI 会一起考虑进来。但是 PCB 分布的众多解耦合电容会使电源平面在低频会有很多共振点,曲线变化很大导致分别由低频仿真器与高频仿真器个别运算的结果结合的曲线 fitting 比较困难。因此比较好的作法是先提取未挂载被动元件的线路参数,之后再与被动元件的参数结合在一起。
·支持 Allegro 档案中的背钻结构
·PowerSI 可以直接支持 Allegro 档案设定的背钻结构,无须在PowerSI里面额外设定。
6、3DEM
·支持多接脚被动元件的 SPICE model
·Partial Inductance 及 SPICE 模型的提取
·支持 quasi-static solver提取的 Partial Inductance,包含电源、信号甚至接地的走线并输出成 RLC SPICE 模型或矩阵形式的电感值的文档。
7、PowerDC
Thermal Flow Enhancements
8、热分析流程增强:
·强化存档/载入分析结果的功能,以支持 2D / 3D 应力分布
·添加热传递系数值到签核报告中
·改进散热器编辑过程,避免在编辑模型后发生重复知识兔点击确定按钮
·强化电源和温度分布图形档案
下载仅供下载体验和测试学习,不得商用和正当使用。